本發(fā)明pcb設(shè)計(jì)屬于技術(shù)領(lǐng)域,尤其涉及一種pcb設(shè)計(jì)中l(wèi)ayout的檢查方法及系統(tǒng)。背景技術(shù):在pcb設(shè)計(jì)中,layout設(shè)計(jì)需要在多個(gè)階段進(jìn)行check,如在bgasmd器件更新時(shí),或者在rd線路設(shè)計(jì)變更時(shí),導(dǎo)致部分bgasmdpin器件變更,布線工程師則需重復(fù)進(jìn)行檢查檢測,其存在如下缺陷:(1)項(xiàng)目設(shè)計(jì)參考crb(公版)時(shí),可能會共享器件,布線工程師有投板正確性風(fēng)險(xiǎn)發(fā)生,漏開pastemask(鋼板)在pcba上件時(shí),有機(jī)會產(chǎn)生掉件風(fēng)險(xiǎn),批量生產(chǎn)報(bào)廢增加研發(fā)費(fèi)用;(2)需要pcb布線工程師手動逐一搜尋比對所有bgasmdpin器件pastemask(鋼板),耗費(fèi)時(shí)間;3、需要pcb布線工程師使用allegro底片層面逐一檢查bgasmdpin器件pastemask(鋼板),無法確保是否有遺漏。技術(shù)實(shí)現(xiàn)要素:針對現(xiàn)有技術(shù)中的缺陷,本發(fā)明提供了一種pcb設(shè)計(jì)中l(wèi)ayout的檢查方法,旨在解決現(xiàn)有技術(shù)中通過人工逐個(gè)檢查bgasmdpin器件的pastemask(smd鋼網(wǎng)層)是否投板錯誤,工作效率低,而且容易出錯的問題。本發(fā)明所提供的技術(shù)方案是:一種pcb設(shè)計(jì)中l(wèi)ayout的檢查方法,所述方法包括下述步驟:接收在預(yù)先配置的布局檢查選項(xiàng)配置窗口上輸入的檢查選項(xiàng)和pinsize參數(shù);將smdpin中心點(diǎn)作為基準(zhǔn),根據(jù)輸入的所述pinsize參數(shù)。 PCB設(shè)計(jì)是一個(gè)充滿挑戰(zhàn)與機(jī)遇的領(lǐng)域。荊州高速PCB設(shè)計(jì)哪家好
印制電路板的設(shè)計(jì)是以電路原理圖為根據(jù),實(shí)現(xiàn)電路設(shè)計(jì)者所需要的功能。印刷電路板的設(shè)計(jì)主要指版圖設(shè)計(jì),需要考慮外部連接的布局。內(nèi)部電子元件的優(yōu)化布局。金屬連線和通孔的優(yōu)化布局。電磁保護(hù)。熱耗散等各種因素。好的版圖設(shè)計(jì)可以節(jié)約生產(chǎn)成本,達(dá)到良好的電路性能和散熱性能。簡單的版圖設(shè)計(jì)可以用手工實(shí)現(xiàn),復(fù)雜的版圖設(shè)計(jì)需要借助計(jì)算機(jī)輔助設(shè)計(jì)(CAD)實(shí)現(xiàn)。在一個(gè)多層板中,每一條線路都是傳輸線的組成部分,鄰近的參考平面可作為第二條線路或回路。一條線路成為“性能良好”傳輸線的關(guān)鍵是使它的特性阻抗在整個(gè)線路中保持恒定。襄陽高速PCB設(shè)計(jì)銷售精細(xì) PCB 設(shè)計(jì),提升產(chǎn)品競爭力。
接收在預(yù)先配置的布局檢查選項(xiàng)配置窗口上輸入的檢查選項(xiàng)和pinsize參數(shù)的步驟具體包括下述步驟:在步驟s201中,當(dāng)接收到輸入的布局檢查指令時(shí),控制調(diào)用并顯示預(yù)先配置的布局檢查選項(xiàng)配置窗口;在步驟s202中,接收在所述布局檢查選項(xiàng)配置窗口上輸入的pintype選擇指令以及操作選項(xiàng)命令,其中,所述pintype包括dippin和smdpin,所述操作選項(xiàng)包括load選項(xiàng)、delete選項(xiàng)、report選項(xiàng)和exit選項(xiàng);在步驟s203中,接收在所述布局檢查選項(xiàng)配置窗口上輸入的pinsize。在該實(shí)施例中,布局檢查工程師可以根據(jù)需要在該操作選項(xiàng)中進(jìn)行相應(yīng)的勾選操作,在此不再贅述。如圖4所示,將smdpin中心點(diǎn)作為基準(zhǔn),根據(jù)輸入的所述pinsize參數(shù),以smdpin的半徑+預(yù)設(shè)參數(shù)閾值為半徑,繪制packagegeometry/pastemask層面的步驟具體包括下述步驟:在步驟s301中,根據(jù)輸入的所述pinsize參數(shù),過濾所有板內(nèi)符合參數(shù)值設(shè)定的smdpin;在步驟s302中,獲取過濾得到的所有smdpin的坐標(biāo);在步驟s303中,檢查獲取到的smdpin的坐標(biāo)是否存在pastemask;在步驟s304中,當(dāng)檢查到存在smdpin的坐標(biāo)沒有對應(yīng)的pastemask時(shí),將smdpin中心點(diǎn)作為基準(zhǔn),以smdpin的半徑+預(yù)設(shè)參數(shù)閾值為半徑,繪制packagegeometry/pastemask層面。
如圖一所說的R應(yīng)盡量靠近運(yùn)算放大器縮短高阻抗線路。因運(yùn)算放大器輸入端阻抗很高,易受干擾。輸出端阻抗較低,不易受干擾。一條長線相當(dāng)于一根接收天線,容易引入外界干擾。在圖三的A中排版時(shí),R1、R2要靠近三極管Q1放置,因Q1的輸入阻抗很高,基極線路過長,易受干擾,則R1、R2不能遠(yuǎn)離Q1。在圖三的B中排版時(shí),C2要靠近D2,因?yàn)镼2三極管輸入阻抗很高,如Q2至D2的線路太長,易受干擾,C2應(yīng)移至D2附近。二、小信號走線盡量遠(yuǎn)離大電流走線,忌平行,D>=。三、小信號線處理:電路板布線盡量集中,減少布板面積提高抗干擾能力。四、一個(gè)電流回路走線盡可能減少包圍面積。如:電流取樣信號線和來自光耦的信號線五、光電耦合器件,易于干擾,應(yīng)遠(yuǎn)離強(qiáng)電場、強(qiáng)磁場器件,如大電流走線、變壓器、高電位脈動器件等。六、多個(gè)IC等供電,Vcc、地線注意。串聯(lián)多點(diǎn)接地,相互干擾。七、噪聲要求1、盡量縮小由高頻脈沖電流所包圍的面積,如下(圖一、圖二)一般的布板方式2、濾波電容盡量貼近開關(guān)管或整流二極管如上圖二,C1盡量靠近Q1,C3靠近D1等。3、脈沖電流流過的區(qū)域遠(yuǎn)離輸入、輸出端子,使噪聲源和輸入、輸出口分離。圖三:MOS管、變壓器離入口太近。 量身定制 PCB,實(shí)現(xiàn)功能突破。
在步驟s305中,統(tǒng)計(jì)所有繪制packagegeometry/pastemask層面的smdpin的坐標(biāo)。在該實(shí)施例中,smdpin器件如果原本就帶有pastemask(鋼板),就不會額外自動繪制packagegeometry/pastemask層面,相反之,自動繪制packagegeometry/pastemask層面的smdpin即是遺漏pastemask(鋼板)。在該實(shí)施例中,將統(tǒng)計(jì)得到的所有繪制在packagegeometry/pastemask層面的smdpin的坐標(biāo)以列表的方式顯示輸出;其中,該處為excel列表的方式,當(dāng)然也可以采用allegro格式,在此不再贅述。在本發(fā)明實(shí)施例中,當(dāng)接收到在所述列表上對應(yīng)的坐標(biāo)的點(diǎn)擊指令時(shí),控制點(diǎn)亮與點(diǎn)擊的坐標(biāo)相對應(yīng)的smdpin,即:布局工程師直接點(diǎn)擊坐標(biāo),以便可快速搜尋到錯誤,并修正。圖5示出了本發(fā)明提供的pcb設(shè)計(jì)中l(wèi)ayout的檢查系統(tǒng)的結(jié)構(gòu)框圖,為了便于說明,圖中給出了與本發(fā)明實(shí)施例相關(guān)的部分。pcb設(shè)計(jì)中l(wèi)ayout的檢查系統(tǒng)包括:選項(xiàng)參數(shù)輸入模塊11,用于接收在預(yù)先配置的布局檢查選項(xiàng)配置窗口上輸入的檢查選項(xiàng)和pinsize參數(shù);層面繪制模塊12,用于將smdpin中心點(diǎn)作為基準(zhǔn),根據(jù)輸入的所述pinsize參數(shù),以smdpin的半徑+預(yù)設(shè)參數(shù)閾值為半徑,繪制packagegeometry/pastemask層面;坐標(biāo)獲取模塊13。 設(shè)計(jì)一塊高性能的PCB不僅需要扎實(shí)的電路理論知識,更需設(shè)計(jì)師具備敏銳的審美眼光和豐富的實(shí)踐經(jīng)驗(yàn)。孝感哪里的PCB設(shè)計(jì)包括哪些
我們的PCB設(shè)計(jì)能夠提高您的產(chǎn)品可定制性。荊州高速PCB設(shè)計(jì)哪家好
布局技巧在PCB的布局設(shè)計(jì)中要分析電路板的單元,依據(jù)起功能進(jìn)行布局設(shè)計(jì),對電路的全部元器件進(jìn)行布局時(shí),要符合以下原則:1、按照電路的流程安排各個(gè)功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。2、以每個(gè)功能單元的元器件為中心,圍繞他來進(jìn)行布局。元器件應(yīng)均勻、整體、緊湊的排列在PCB上,盡量減少和縮短各元器件之間的引線和連接。3、在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件并行排列,這樣不但美觀,而且裝焊容易,易于批量生產(chǎn)。荊州高速PCB設(shè)計(jì)哪家好