"DDRx"是一個通用的術(shù)語,用于表示多種類型的動態(tài)隨機存取存儲器(DRAM)標(biāo)準(zhǔn),包括DDR2、DDR3和DDR4等。這里的"x"可以是任意一個數(shù)字,了不同的DDR代數(shù)。每一代的DDR標(biāo)準(zhǔn)在速度、帶寬、電氣特性等方面都有所不同,以適應(yīng)不斷增長的計算需求和技術(shù)發(fā)展。下面是一些常見的DDR標(biāo)準(zhǔn):DDR2:DDR2是第二代DDR技術(shù),相比于DDR,它具有更高的頻率和帶寬,以及更低的功耗。DDR2還引入了一些新的技術(shù)和功能,如多通道架構(gòu)和前瞻性預(yù)充電(prefetch)。DDR3:DDR3是第三代DDR技術(shù),進一步提高了頻率和帶寬,并降低了功耗。DDR3內(nèi)存模塊具有更高的密度和容量,可以支持更多的內(nèi)存。DDR4:DDR4是第四代DDR技術(shù),具有更高的頻率和帶寬,較低的電壓和更高的密度。DDR4內(nèi)存模塊相對于之前的DDR3模塊來說,能夠提供更大的容量和更高的性能。每一代的DDR標(biāo)準(zhǔn)都會有自己的規(guī)范和時序要求,以確保DDR內(nèi)存模塊的正常工作和兼容性。DDR技術(shù)在計算機系統(tǒng)、服務(wù)器、嵌入式設(shè)備等領(lǐng)域廣泛應(yīng)用,能夠提供快速和高效的數(shù)據(jù)訪問和處理能力。如何監(jiān)控DDR3內(nèi)存模塊的溫度進行一致性測試?青海自動化DDR3測試
DDR 規(guī)范的 DC 和 AC 特性
眾所周知,對于任何一種接口規(guī)范的設(shè)計,首先要搞清楚系統(tǒng)中傳輸?shù)氖鞘裁礃拥男盘?,也就是?qū)動器能發(fā)出什么樣的信號,接收器能接受和判別什么樣的信號,用術(shù)語講,就是信號的DC和AC特性要求。
在DDR規(guī)范文件JEDEC79R的TABLE6:ELECTRICALCHARACTERISTICSANDDOOPERATINGCONDITIONS」中對DDR的DC有明確要求:VCC=+2.5v+0.2V,Vref=+1.25V+0.05VVTT=Vref+0.04V.
在我們的實際設(shè)計中,除了要精確設(shè)計供電電源模塊之外,還需要對整個電源系統(tǒng)進行PI仿真,而這是高速系統(tǒng)設(shè)計中另一個需要考慮的問題,在這里我們先不討論它,暫時認(rèn)為系統(tǒng)能夠提供穩(wěn)定的供電電源。 信息化DDR3測試故障是否可以使用多個軟件工具來執(zhí)行DDR3內(nèi)存的一致性測試?
有其特殊含義的,也是DDR體系結(jié)構(gòu)的具體體現(xiàn)。而遺憾的是,在筆者接觸過的很多高速電路設(shè)計人員中,很多人還不能夠說清楚這兩個圖的含義。在數(shù)據(jù)寫入(Write)時序圖中,所有信號都是DDR控制器輸出的,而DQS和DQ信號相差90°相位,因此DDR芯片才能夠在DQS信號的控制下,對DQ和DM信號進行雙沿采樣:而在數(shù)據(jù)讀出(Read)時序圖中,所有信號是DDR芯片輸出的,并且DQ和DQS信號是同步的,都是和時鐘沿對齊的!這時候為了要實現(xiàn)對DQ信號的雙沿采樣,DDR控制器就需要自己去調(diào)整DQS和DQ信號之間的相位延時!!!這也就是DDR系統(tǒng)中比較難以實現(xiàn)的地方。DDR規(guī)范這樣做的原因很簡單,是要把邏輯設(shè)計的復(fù)雜性留在控制器一端,從而使得外設(shè)(DDR存儲心片)的設(shè)計變得簡單而廉價。因此,對于DDR系統(tǒng)設(shè)計而言,信號完整性仿真和分析的大部分工作,實質(zhì)上就是要保證這兩個時序圖的正確性。
· 工業(yè)規(guī)范標(biāo)準(zhǔn),Specification:如果所設(shè)計的功能模塊要實現(xiàn)某種工業(yè)標(biāo)準(zhǔn)接口或者協(xié)議,那一定要找到相關(guān)的工業(yè)規(guī)范標(biāo)準(zhǔn),讀懂規(guī)范之后,才能開始設(shè)計。
因此,為實現(xiàn)本設(shè)計實例中的 DDR 模塊,需要的技術(shù)資料和文檔。
由于我們要設(shè)計 DDR 存儲模塊,那么在所有的資料當(dāng)中,應(yīng)該較早了解 DDR 規(guī)范。通過對 DDR 規(guī)范文件「JEDEC79R」的閱讀,我們了解到,設(shè)計一個 DDR 接口,需要滿足規(guī)范中規(guī)定的 DC,AC 特性及信號時序特征。下面我們從設(shè)計規(guī)范要求和器件本身特性兩個方面來解讀,如何在設(shè)計中滿足設(shè)計要求。 是否可以在運行操作系統(tǒng)時執(zhí)行DDR3一致性測試?
單擊View Topology按鈕進入SigXplorer拓?fù)渚庉嫮h(huán)境,可以按前面161節(jié)反射 中的實驗所學(xué)習(xí)的操作去編輯拓?fù)溥M行分析。也可以單擊Waveforms..按鈕去直接進行反射和 串?dāng)_的布線后仿真。
在提取出來的拓?fù)渲?,設(shè)置Controller的輸出激勵為Pulse,然后在菜單Analyze- Preferences..界面中設(shè)置Pulse頻率等參數(shù),
單擊OK按鈕退出參數(shù)設(shè)置窗口,單擊工具欄中的Signal Simulate進行仿真分析,
在波形顯示界面里,只打開器件U104 (近端顆粒)管腳上的差分波形進行查看, 可以看到,差分時鐘波形邊沿正常,有一些反射。
原始設(shè)計沒有接終端的電阻端接。在電路拓?fù)渲袑⒔K端匹配的上拉電阻電容等電路 刪除,再次仿真,只打開器件U104 (近端顆粒)管腳上的差分波形進行查看,可以看到, 時鐘信號完全不能工作。 DDR3一致性測試期間是否會對數(shù)據(jù)完整性產(chǎn)生影響?江西通信DDR3測試
DDR3一致性測試是否適用于筆記本電腦上的內(nèi)存模塊?青海自動化DDR3測試
DDRhDDRl釆用SSTL_2接口,1/0 口工作電壓為2.5V;時鐘信號頻率為100?200MHz; 數(shù)據(jù)信號速率為200?400 Mbps,通過單端選通信號雙邊沿釆樣;地址/命令/控制信號速率為 100?200Mbps,通過時鐘信號上升沿采樣;信號走線都使用樹形拓?fù)洌瑳]有ODT功能。
DDR2: DDR2釆用SSTL_18接口,I/O 口工作電壓為1.8V;時鐘信號頻率為200? 400MHz;數(shù)據(jù)信號速率為400?800Mbps,在低速率下可選擇使用單端選通信號,但在高速 率時需使用差分選通信號以保證釆樣的準(zhǔn)確性;地址/命令/控制信號在每個時鐘上升沿釆樣的 情況下(1T模式)速率為200?400Mbps,在每個間隔時鐘上升沿釆樣的情況下(2T模式) 速率減半;信號走線也都使用樹形拓?fù)洌瑪?shù)據(jù)和選通信號有ODT功能。 青海自動化DDR3測試