發(fā)貨地點(diǎn):廣東省深圳市
發(fā)布時(shí)間:2025-04-02
對(duì)于分析高速并行總線就不能勝任了。更進(jìn)一步的設(shè)計(jì),需要增加FPGA、SRAM等器件,才能解決速度不夠和通道數(shù)量不足的問題。圖2圖3圖4下面就以Saleae邏輯分析儀為例,通過采樣分析I2C總線波形和PWM波形,簡(jiǎn)單介紹它的特點(diǎn)和使用方法。先介紹用邏輯分析儀采樣單片機(jī)對(duì)I2C器件AT24C16的寫數(shù)據(jù)過程。硬件連接先將邏輯分析儀的GND與目標(biāo)板的GND連接,讓二者共地。2.選擇需要采樣的信號(hào),這里就是AT24C16的SDA和SCL,將SDA接入邏輯分析儀的通道1(Input1),SCL接入通道1(Input2)。3.將邏輯分析儀和電腦USB口連接,windows會(huì)識(shí)別該設(shè)備,并在屏幕右下角顯示USB設(shè)備標(biāo)識(shí)。軟件使用運(yùn)行Saleae軟件,此時(shí)邏輯分析儀的硬件已經(jīng)與電腦相連,軟件會(huì)顯示[Connected]。2.設(shè)置采樣數(shù)量和速度,I2C為低速通信,所以速度設(shè)置不必太高,這里設(shè)置為20MSamples@4MHz的速度,也就是能持續(xù)采樣5秒鐘。3.設(shè)置協(xié)議,點(diǎn)右上角的“Options”按鈕,找到analyzer1,設(shè)置為I2C協(xié)議,詳見圖1。4.按“Start”按鈕,開始采樣。圖5圖6數(shù)據(jù)分析采樣結(jié)束后,可以看到波形,見圖2。由于我們?cè)O(shè)置了是I2C分析,因此不光顯示出波形,還有根據(jù)I2C協(xié)議解碼顯示的字節(jié)內(nèi)容。單片機(jī)對(duì)AT24C16進(jìn)行寫入操作。協(xié)議分析儀訓(xùn)練器就找歐奧電子,服務(wù)好。深圳SD協(xié)議分析儀售價(jià)
歐奧電子是Prodigy在中國(guó)區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測(cè)試解決方案不會(huì)收到EAR進(jìn)出口方面的管制。同時(shí)還有代理其他總類的協(xié)議分析儀,包括嵌入式設(shè)備用的SDIO協(xié)議分析儀,QSPI協(xié)議分析儀及訓(xùn)練器,I3C協(xié)議分析儀及訓(xùn)練器,RFFE協(xié)議分析儀及訓(xùn)練器等等。我司還有代理SPMI協(xié)議分析儀及訓(xùn)練器,車載以太網(wǎng)分析儀,以及各種相關(guān)的基于示波器的解碼軟件和SI測(cè)試軟件。同時(shí),歐奧電子也有提供高難度焊接,以及高速信號(hào),如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。單片機(jī)開發(fā)工程師和電子愛好者,每天都要和各種各樣的數(shù)字電路打交道。在制作調(diào)試電路時(shí)除了使用萬用表、示波器等工具,邏輯分析儀也是必不可少的。邏輯分析儀是利用時(shí)鐘從測(cè)試設(shè)備上采集和顯示數(shù)字信號(hào)的儀器,主要的作用在于時(shí)序判定。邏輯分析儀與示波器不同,它不能顯示連續(xù)的模擬量波形,而只顯示高低兩種電平狀態(tài)(邏輯1和0)。在設(shè)置了參考電壓后,邏輯分析儀將采集到的信號(hào)與電壓比較器比較,高于參考電壓的為邏輯1,低于參考電壓的為邏輯0。這樣就可以將被測(cè)信號(hào)以時(shí)間順序顯示為連續(xù)的高低電平波形,便于使用者進(jìn)行分析和調(diào)試。使用邏輯分析儀。深圳SDIO協(xié)議分析儀PCle Gen 3協(xié)議分析儀/訓(xùn)練器找歐奧!
即可通過互聯(lián)網(wǎng)進(jìn)行遠(yuǎn)程控制,從目標(biāo)文件格式中提取源碼和符號(hào),而且處理器可運(yùn)行各種控制操作。二、邏輯分析儀的分類目前市場(chǎng)上邏輯分析儀有兩類,一類是式邏輯分析儀,主要供應(yīng)商有安捷倫和泰克;另一類是價(jià)格相對(duì)低廉的基于PC的虛擬邏輯分析儀(VI),主要供應(yīng)商為美國(guó)國(guó)家儀器公司(NationalInstruments,NI),主要產(chǎn)品為圖形化測(cè)試測(cè)量編程軟件LabVIEW。傳統(tǒng)上,在PC上運(yùn)行的LabVIEW軟件被稱為虛擬儀器,但隨著LabVIEWRT的推出,這些VI可以在多種設(shè)備上運(yùn)行,如便攜式儀器、工業(yè)PC或基于Web的儀器等。三、邏輯分析儀的主要技術(shù)指標(biāo)1、邏輯分析儀的通道數(shù)在需要邏輯分析儀的地方,要對(duì)一個(gè)系統(tǒng)進(jìn)行地分析,就應(yīng)當(dāng)把所有應(yīng)當(dāng)觀測(cè)的信號(hào)全部引入邏輯分析儀當(dāng)中,這樣邏輯分析儀的通道數(shù)至少應(yīng)當(dāng)是:被測(cè)系統(tǒng)的字長(zhǎng)(數(shù)據(jù)總線數(shù))+被測(cè)系統(tǒng)的控制總線數(shù)+時(shí)鐘線數(shù)。這樣對(duì)于一個(gè)8位機(jī)系統(tǒng),就至少需要34個(gè)通道,F(xiàn)在幾個(gè)廠家的主流產(chǎn)品的通道數(shù)也高達(dá)340通道,例Tektronix等,市面上主流的產(chǎn)品是34通道的邏輯分析儀,用它來分析常見的8位系統(tǒng),像北京海洋新推出的OLA系列邏輯分析儀就是34通道的。2、定時(shí)采樣速率在定時(shí)采樣分析時(shí),要有足夠的定時(shí)分辨率。
還要對(duì)信號(hào)進(jìn)行放,因?yàn)閭鬟f過來的信號(hào)幅度比較小。圖23探頭的信號(hào)完整性考慮探頭的負(fù)載效應(yīng)主要分為兩種類型:直流負(fù)載和交流負(fù)載。直流負(fù)載:探頭看起來象一個(gè)對(duì)地的直流負(fù)載,一般是20K歐姆。如果被測(cè)總線具有弱上拉或弱下拉特性(即上下拉電阻較),這個(gè)負(fù)載可能會(huì)導(dǎo)致邏輯錯(cuò)誤。直流負(fù)載主要由探頭尖的電阻決定,這個(gè)電阻阻值越,直流負(fù)載越小,阻值越小,直流負(fù)載越。交流負(fù)載:探頭包含寄生電容和電感。這些寄生參數(shù)會(huì)減小探頭帶寬和導(dǎo)致信號(hào)反射。我們需要在被測(cè)電路接收端和探頭尖處考慮信號(hào)完整性。探頭帶寬被降低主要來自2個(gè)方面:探頭電容和探頭與目標(biāo)連接的連線的電容。探頭導(dǎo)致信號(hào)反射的原因是4個(gè)方面:探頭電容和電感;探頭在被測(cè)總線上的探測(cè)位置;總線的拓?fù)浣Y(jié)構(gòu);探頭和目標(biāo)間連線的長(zhǎng)度。對(duì)于交流負(fù)載,我們需要考慮:探測(cè)點(diǎn)在傳輸線的位置,總線的拓?fù)浣Y(jié)構(gòu)和探頭和目標(biāo)間連線的長(zhǎng)度。探頭的負(fù)載除了可以用復(fù)雜的Spice模型仿真分析外,也可以用簡(jiǎn)單的RC模型簡(jiǎn)單預(yù)估負(fù)載效應(yīng)。下圖是典型探頭的RC模型。圖24常用探頭的RC模型我們需要仔細(xì)考慮探頭和目標(biāo)之間的連線。為了可靠的電氣連接,有三種方式可選擇:短線探測(cè)(StubProbing),阻尼電阻探測(cè)。歐奧協(xié)議訓(xùn)練器是眾多客戶明智的選擇!
歐奧電子是Prodigy在中國(guó)區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測(cè)試解決方案不會(huì)收到EAR進(jìn)出口方面的管制。同時(shí)還有代理其他總類的協(xié)議分析儀,包括嵌入式設(shè)備用的SDIO協(xié)議分析儀,QSPI協(xié)議分析儀及訓(xùn)練器,I3C協(xié)議分析儀及訓(xùn)練器,RFFE協(xié)議分析儀及訓(xùn)練器等等。我司還有代理SPMI協(xié)議分析儀及訓(xùn)練器,車載以太網(wǎng)分析儀,以及各種相關(guān)的基于示波器的解碼軟件和SI測(cè)試軟件。同時(shí),歐奧電子也有提供高難度焊接,以及高速信號(hào),如UFS,DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。對(duì)于分析高速并行總線就不能勝任了。更進(jìn)一步的設(shè)計(jì),需要增加FPGA、SRAM等器件,才能解決速度不夠和通道數(shù)量不足的問題。圖2圖3圖4下面就以Saleae邏輯分析儀為例,通過采樣分析I2C總線波形和PWM波形,簡(jiǎn)單介紹它的特點(diǎn)和使用方法。先介紹用邏輯分析儀采樣單片機(jī)對(duì)I2C器件AT24C16的寫數(shù)據(jù)過程。硬件連接先將邏輯分析儀的GND與目標(biāo)板的GND連接,讓二者共地。2.選擇需要采樣的信號(hào),這里就是AT24C16的SDA和SCL,將SDA接入邏輯分析儀的通道1(Input1),SCL接入通道1(Input2)。3.將邏輯分析儀和電腦USB口連接,windows會(huì)識(shí)別該設(shè)備,并在屏幕右下角顯示USB設(shè)備標(biāo)識(shí)。ONFI v4協(xié)議分析儀/訓(xùn)練器找歐奧!深圳SD協(xié)議分析儀售價(jià)
分析儀源頭工廠,一手勁爆價(jià),就找歐奧!深圳SD協(xié)議分析儀售價(jià)
我們會(huì)找到信號(hào)與上升的Vref值交叉的位置。如果Vref升至足夠高,信號(hào)的頂部軌跡將通過Vref,我們便會(huì)看到眼的頂端。再將Vref升高一點(diǎn)會(huì)導(dǎo)致Vcomp保持在Vlo,表示信號(hào)不會(huì)升至該電之,將Vref移至零以下會(huì)看到眼的下半部。eyescan/eyefinder顯示窗口會(huì)在每個(gè)信號(hào)的eyescan圖下方顯示eyefinder交疊部分,以此顯示eyefinder與eyescan之間的這一關(guān)系。通過在eyescan圖中將Vth水平線向上和向下移動(dòng),可以獲得距離眼中心該偏移量位置處的eyefinder視圖。無論用戶界面中的閾值如何設(shè)置,邏輯分析儀的差分輸入將始終應(yīng)用于接收器。這意味著可通過將電壓閾值手動(dòng)設(shè)置為非零值允許在差分對(duì)中使用公共模式電壓。如果信號(hào)擺幅中心與地線差距于100mV,eyescan將自動(dòng)執(zhí)行此操作。邏輯分析儀的觸發(fā)設(shè)置邏輯分析儀觸發(fā)非常困難,而且還需花費(fèi)量時(shí)間。假設(shè)如果知道如何編程,則應(yīng)該可以毫不費(fèi)力地設(shè)置邏輯分析儀觸發(fā)。然而,這是不可能的,因?yàn)樵S多概念對(duì)邏輯分析來說都是的。本節(jié)的目的就是介紹這些主要概念及如何有效地使用它們。傳送帶類比:我們可以將邏輯分析儀的內(nèi)存比作一條很長(zhǎng)的傳送帶,而從被測(cè)設(shè)備(DUT)獲取的樣本就像是傳送帶上的箱子。新的箱子被放置在傳送帶一端。深圳SD協(xié)議分析儀售價(jià)